कम पिन संख्या के साथ HBM4 के लिए SPHBM4, JEDEC की योजना

JEDEC कम पिन संख्या के साथ HBM4-स्तरीय थ्रूपुट के लिए SPHBM4 तैयार करता है

यह विकास एआई डेटा केंद्रों की बढ़ती मेमोरी आवश्यकताओं को संबोधित करता है। योजना के अनुसार, SPHBM HBM4 के समान समग्र डेटा थ्रूपुट पर काम करता है। लेकिन यह उच्च आवृत्ति पर काम करके कम पिन का उपयोग करता है।

एसपीएचबीएम4

SPHBM4 डिवाइस आमतौर पर कृत्रिम बुद्धिमत्ता त्वरक में उपयोग किए जाने वाले HBM4 डिवाइस के समान हैं। हालाँकि, वे उसी DRAM का उपयोग एक नए इंटरफ़ेस बेस डाई पर करते हैं जो मानक कार्बनिक सबस्ट्रेट्स पर माउंट हो सकता है, मानक निकाय का कहना है। इसके विपरीत, HBM4 आमतौर पर सिलिकॉन सब्सट्रेट्स पर लगाया जाता है।

चूंकि SPHBM4 HBM4 के समान मेमोरी कोर परतों का उपयोग करता है, JEDEC हाइलाइट्स, प्रति स्टैक क्षमता की कुल मेमोरी क्षमता समान है। हालाँकि, ऑर्गेनिक सब्सट्रेट रूटिंग का एक अतिरिक्त लाभ SoC से मेमोरी तक लंबी चैनल लंबाई के लिए समर्थन है।

सैमसंग ने चश्मा-मुक्त 3डी गेमिंग लाइब्रेरी को 120 टाइटल तक विस्तारित किया है

संभावित रूप से, यह SPHBM स्टैक की कुल संख्या और इसलिए कुल मेमोरी क्षमता को बढ़ा सकता है, यह कहता है।

डेटा संकेत

“जहां HBM4 इंटरफ़ेस में 2048 डेटा सिग्नल हैं, प्रकाशित होने पर, SPHBM4 समान बैंडविड्थ प्राप्त करने के लिए 4:1 क्रमबद्धता के साथ 512 डेटा सिग्नल को परिभाषित करेगा,” लिखते हैं JEDEC.

“यह परिवर्तन कार्बनिक सब्सट्रेट्स के कनेक्शन के लिए आवश्यक आरामदायक बम्प पिच की अनुमति देता है।”

ध्यान दें कि अधिक अपडेट शेड्यूल पर हैं। और जेईडीईसी मानकों में विकास प्रक्रिया के दौरान और बाद में बदलाव हो सकते हैं। इसमें JEDEC निदेशक मंडल की अस्वीकृति शामिल है।

यह भी देखें: JEDEC मानक डेटा सेंटर AI अनुप्रयोगों के लिए LPDRAM मॉड्यूल को लक्षित करता है

लघुकरण के अदृश्य वास्तुकार – आधुनिक इलेक्ट्रॉनिक्स में एसएमडी प्रतिरोधक



Source link

Leave a Comment